Характеристики мощных аналоговых устройств AD9467 A/D конвертер на FMC плате (FPGA Mezzanine Card) AD9467 Технические характеристики: 16 плата сбора данных Одноканальный Если оптимизация возможность используется для того, чтобы улучшить SFDR 250 мвыборок/с Интерфейс LVDS Аналоговые входные типы Diff-Uni & SE-Uni Область применения: Многомодовые сотовые приемники Антенная решетка позиционирования Мощность усилитель выпрямление Беспроводная широкополосная передача данных Радар Инфракрасное изображение Сообщений измерительные приборы |
Новая плата AD9467 FMC позволяет Пользователи быстро прототипировать и проверять изменения системы с помощью ппвм Xilinx макетных плат, оборудованных FMC заголовком. Данная карта памяти может помочь инженеров-де-риск цикл разработки и ускорить время выхода на рынок, предоставляя производства справочных HDL код и программное обеспечение для использования в готовой продукции.
В AD9467 АЦП: Плата ADI AD9467 FMC основана на AD9467, 16 бит, аналого-цифровой преобразователь, который работает 250 Мбит/с на 35% меньше энергии, при температуре не выше 25% выше частота дискретизации, чем любые другие 16-бит преобразователь данных. AD9467 обеспечивает новый уровень производительности обработки сигнала для измерительных приборов, оборонной электроники и приложений связи, где требуется Высокое разрешение над широкой полосой пропускания. AD9467 поставляет разрешение и быстрая доставка образцов, одновременно достигая высокого SFDR (spurious-free динамический диапазон) до 100 dBFs и SNR (Соотношение сигнал-шум) производительность 76,4 слова песен. SFDR устройства 90 дбф до 300 МГц аналогового входа и 60-femtosecond RMS (корень среднего квадрата) джиттер помогает снизить стоимость сигнальной цепи с учетом компонентов материалов, позволяя инженерам увеличить производительность системы на промежуточных частотах. тем самым уменьшая количество сигнала вниз-преобразования
|
Основные характеристики продукта: Если возможность оптимизации используется для улучшения SFDR. Выдающаяся производительность SFDR для использования при отборе образцов, таких как многожильный, многомодовый 3g и 4G ресивер сотовой базовой станции. Простота в использовании: вкл-чип, высокий входный буфер сопротивления, регулируемый аналоговый диапазон входного сигнала и выходные часы для упрощения захвата данных. Посылка d в Pb-free, 72-LFCSP посылка. Стабилизатор часового цикла (DCS) поддерживает общую производительность ADC над широким диапазоном ширины входных часов импульса. Стандартный интерфейс последовательного порта (SPI) поддерживает различные функции и функции продукта, такие как форматирование данных (офсетное бинарное, twos дополнение, или серое кодирование) |
|